发明名称 |
移位缓存器 |
摘要 |
本发明公开了一种移位缓存器,其包含多个以串联方式连接的移位缓存单元。每一移位缓存单元包含提升电路、提升驱动电路以及下拉电路。提升电路用来提供输出信号。提升驱动电路包含控制电路以及第一晶体管。控制电路的栅极耦接于前一级的移位缓存单元的提升电路的输入节点,控制电路的漏极耦接于第二频率信号。第一晶体管的栅极耦接于控制电路的源极,第一晶体管的漏极耦接于前一级移位缓存单元的驱动信号端,第一晶体管的源极耦接于输入节点。下拉电路用来提供该提升电路的输入节点的电压至电源电压。本发明可增加晶体管特性飘移的抵抗能力。 |
申请公布号 |
CN101364446A |
申请公布日期 |
2009.02.11 |
申请号 |
CN200810161256.5 |
申请日期 |
2008.09.24 |
申请人 |
友达光电股份有限公司 |
发明人 |
陈文彬;张立勋;许哲豪 |
分类号 |
G11C19/00(2006.01);G09G3/36(2006.01) |
主分类号 |
G11C19/00(2006.01) |
代理机构 |
北京律诚同业知识产权代理有限公司 |
代理人 |
梁挥;祁建国 |
主权项 |
1.一种移位缓存器,其特征在于,包含:多个移位缓存单元,该多个移位缓存单元以串联的方式连接,每一移位缓存单元包含:一提升电路耦接于一第一频率信号,用来提供一输出信号;一提升驱动电路,耦接于该提升电路,其包含:一控制电路,该控制电路包含一第一输入端、一第二输入端以及一第三输出端,该控制电路的该第一输入端耦接于前一级的移位缓存单元的提升电路的一输入节点,该控制电路的该第二输入端耦接于一第二频率信号;以及一第一晶体管,该第一晶体管的栅极耦接于该控制电路的该第三输出端,该第一晶体管的漏极耦接于该每一移位缓存单元的前一级移位缓存单元的一驱动信号端,该第一晶体管的源极耦接于该提升电路的一输入节点;以及一下拉电路,用来提供该提升电路的输入节点的电压至一电源电压。 |
地址 |
台湾省新竹 |