发明名称 LAYOUT DESIGNING METHOD OF INTEGRATED CIRCUIT
摘要
申请公布号 JPH03253059(A) 申请公布日期 1991.11.12
申请号 JP19900049361 申请日期 1990.03.02
申请人 HITACHI LTD 发明人 NISHII OSAMU;UCHIYAMA KUNIO;AOKI HIROKAZU
分类号 H01L21/822;G06F17/50;H01L21/82;H01L27/04 主分类号 H01L21/822
代理机构 代理人
主权项
地址