发明名称 一种用于非合作低信噪比直接序列扩频信号的实时伪码周期同步技术
摘要 一种用于非合作低信噪比直接序列扩频信号的实时伪码周期同步技术,具体应用于用户识别,信号侦听以及遇险信息分析,也可用于新一代扩频通信网的实现和管理方式。本发明直接利用了直扩信号伪码周期的最优检测统计量作为非合作DSSS信号接收机的同步手段,使一种能工作于很低信噪比下的非合作接收机新方案能够实现。该方案的核心是在不需要知道任何载频,伪码速率和扩频序列的先验知识下,能够实时地提供精确的伪码周期同步该环节。因此将该同步技术置于接收机前端,可以解决低信噪比下非合作直扩信号接收的一系列问题。本发明提出的技术硬件可实现,技术实现速度快,结构简单非常适合FPGA并行实现,是一种高效实用的方法。
申请公布号 CN101282139A 申请公布日期 2008.10.08
申请号 CN200810044931.6 申请日期 2008.03.11
申请人 电子科技大学 发明人 彭晓燕;李立萍;甘露;牟青
分类号 H04B1/707(2006.01);H04B7/26(2006.01) 主分类号 H04B1/707(2006.01)
代理机构 代理人
主权项 一种用于非合作低信噪比直接序列扩频信号的实时伪码周期同步技术,通过直接利用直接序列扩频(DSSS)信号的伪码周期的最优检测统计量作为非合作DSSS信号接收机的同步手段,不需要知道任何载频和伪码速率的先验知识,利用FPGA构造并行处理通道,实时实现伪码周期同步,本发明的特征在于:该方法在处理器中还依次包含如下步骤:①将接收数据读入并行快速共轭延迟自乘通道,并执行相应运算:为控制自乘的延时参数,0<m1<m2<…<mT<M-1,即延时值只取的整倍数,各个通道完全一致,且独立运行,为了减少计算量,mi≈M/2,α={-Δlmi,-Δlmi+1,…,Δlmi};低通滤波器直接使用窗长为的滑动加法器,每个通道所有操作均是流水线作业,且只含有两个复数加法器和两个复数乘法器,将最后得到的统计量序列存入表中;②设i=i+1,重复执行第一步。直至i=T;③计算伪码周期检测统计量<math><mrow><mover><mi>&rho;</mi><mo>^</mo></mover><mrow><mo>(</mo><msub><mover><mi>T</mi><mo>&OverBar;</mo></mover><mi>p</mi></msub><mo>)</mo></mrow><mo>&ap;</mo><munder><mi>&Sigma;</mi><mrow><mi>j</mi><mo>=</mo><mn>1</mn></mrow></munder><mi>y</mi><mrow><mo>(</mo><msub><mover><mi>T</mi><mo>&OverBar;</mo></mover><mi>p</mi></msub><msub><mi>m</mi><mi>j</mi></msub><mo>)</mo></mrow><mo>,</mo></mrow>求即为Tp的精确估计值用来更新还可以用于判断同步的有效性,即只有当超过一定门限时,估计到的伪码周期值才是有效的,如果无效,应中断伪码周期同步,回到伪码周期检测环节重新开始;④根据更新的值重新开始执行同步。
地址 610054四川省成都市建设北路二段四号