摘要 |
本发明涉及一种基于FPGA的高速任意波形发生器,采用DDS技术,数据采样率可以超过1GHz。该系统主要包括CPU、并行的数据相位生成电路、波形存储部分、插值和滤波电路、并串转换电路和DAC组成。其中并行的数据相位生成电路采用并行处理,可以在一个时钟内同时生成多个数据的相位,通过查表波形存储部分获得多个数据,然后再利用FPGA中的并串转换电路将数据依次输出到DAC,由DAC将数据转换成模拟量。本发明由于采用并行的数据相位生成电路,在一个时钟内能同时生成多个数据,从而突破了FPGA工作频率的限制,可以向DAC提供超过1GHz以上的数据采样率。 |