发明名称 使用冗余线路以增加超大规模集成电路布图的产率和可靠性
摘要 公开了一种将冗余路径(40、50)插入集成电路的方法和系统。具体地,本发明提供了一种确定在连接两个元件的第一路径(40)内的单通路(30),确定是否可以获得连接两个元件(10,20)的替代布线(除了冗余通路(54)以外),并且将第二路径(50)插入所述可以获得的替代布线(70)的方法。第一(40)和第二(50)路径的结合提供了比仅插入冗余通路(54)更大的冗余。更重要的是,当拥挤使得冗余通路(54)不可以相邻于单通路(30)插入时,这样的冗余路径(50)提供了冗余。本方法的实施例还包括如果可以使用于形成第二通路的所有附加通路(52)都可以形成冗余,去除所述单通路(30)和所有冗余线段(51)。
申请公布号 CN101288079A 申请公布日期 2008.10.15
申请号 CN200680016803.X 申请日期 2006.05.18
申请人 国际商业机器公司 发明人 马库斯·T·比勒;约翰·M·科恩;戴维·J·哈撒韦;贾森·D·希伯勒;于尔根·凯尔
分类号 G06F17/50(2006.01) 主分类号 G06F17/50(2006.01)
代理机构 北京市柳沈律师事务所 代理人 张波
主权项 1.一种减少对于制造缺陷的设计敏感性并且增加在集成电路连接中可靠性的自动方法,所述方法包括:关闭连接第一元件和第二元件的第一路径中的单通路;确定所述第一元件和所述第二元件之间可以获得的替代线路;将至少具有附加通路和附加层内连接器的第二路径插入所述可获得的替代线路;并且开启所述单通路从而形成所述第一元件和所述第二元件之间的冗余路径。
地址 美国纽约