发明名称 分数分频器锁相回路装置及其控制方法
摘要 下列B周期中,该第二分频信号f#sB!A#eB!维持在一低准位,而该第三分频信号f#sB!B#eB!维持在一高准位。根据从该ΣΔ调变器输出之该等伪随机数值的记号,若该等伪随机数值是负值,则该三模数预定标器具有一分频数值(M-1),而若该等伪随机数值是正值,则其具有一分频数值(M+1)。之后,该分频数值变为M。包括该伪随机数值Bx之一分频数值(MN+A+Bx)可于该比较分频器中取得。一分数分频操作可藉由使用包括负值之该等伪随机数值,如同其可为负值那般,透过ΣΔ调变来实现。
申请公布号 TW200838145 申请公布日期 2008.09.16
申请号 TW096150763 申请日期 2007.12.28
申请人 富士通股份有限公司 发明人 长谷川守仁
分类号 H03L7/08(2006.01) 主分类号 H03L7/08(2006.01)
代理机构 代理人 恽轶群;陈文郎
主权项
地址 日本