发明名称 用于与64B/66B编码相容的多重链结传输之前向错误校正编码
摘要 本发明揭示一种前向错误校正(FEC)码,其与64B/66B编码标准所用自同步化搅乱器相容,以用于在串列化器/解串列化器(SerDes)通信频道链路上传输。该FEC码容许编码及解码分别在搅乱之前或之后发生,以保持对该经传输信号之搅乱作业之特性。尽管所有传输错误因64B/66B搅乱过程而倍增三倍,该FEC码亦可实现对任一单个传输错误之校正。一Hamming码与一次数为n之位元交错同位检查码(BIP-n)组合在一起。该两个码提供对于封包最大长度中任一处之错误以及对于一由该解搅乱过程复制两次或三次之错误的保护。所有单位元错误(无论其倍增与否)均具有唯一校正子(syndrome)且因此可容易地校正。此外,对于较高频宽之应用,可跨越多个串列链路输送该封包而不会使该码效率恶化。可自任一不可约多项式(例如H(x)=x#sP!10#eP!+x#sP!3+#eP!1)产生该Hamming码。将该 BIP码选择为六次以符合64B/66B搅乱多项式且其由B(x)=x#sP!6#eP!+1表示。
申请公布号 TW200835213 申请公布日期 2008.08.16
申请号 TW096141516 申请日期 2007.11.02
申请人 万国商业机器公司 发明人 提姆斯 珍 戴尔;瑞妮 葛拉丝
分类号 H04L1/00(2006.01);H03M13/19(2006.01);H04L25/03(2006.01) 主分类号 H04L1/00(2006.01)
代理机构 代理人 陈长文
主权项
地址 美国