发明名称 时钟相位误差校正的可编程延迟
摘要 本文公开了一种方法、电路和系统。在一个实施例中,方法包括将来自两个时钟信号线路的差分时钟信号接收到具有第一大小的第一晶体管差分对,将来自两个时钟信号线路的差分时钟信号接收到其大小小于第一大小的第二晶体管差分对,将差分时钟信号转换成单端时钟信号,通过反相器输出单端时钟信号,以及通过控制在第一晶体管差分对与第二晶体管差分对之间的跨导来同步任何差分时钟相位误差。
申请公布号 CN101102106A 申请公布日期 2008.01.09
申请号 CN200710129009.2 申请日期 2007.06.30
申请人 英特尔公司 发明人 S·陈;A·K·马丁;Y·L·周
分类号 H03L7/07(2006.01);G06F1/10(2006.01) 主分类号 H03L7/07(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 曾祥夌;张志醒
主权项 1.一种方法,它包括:将来自两个时钟信号线路的差分时钟信号接收到具有第一大小的第一晶体管差分对;将来自所述两个时钟信号线路的所述差分时钟信号接收到其大小小于所述第一大小的第二晶体管差分对;将所述差分时钟信号转换成单端时钟信号;通过控制在所述第一晶体管差分对与所述第二晶体管差分对之间的跨导,来同步任何差分时钟相位误差;以及通过反相器输出所述单端时钟信号。
地址 美国加利福尼亚州