发明名称 集成电路以及其制造方法
摘要 本发明是有关于一种熔丝结构以及其制造方法,在本发明的一个实施例之中,此一方法包括在半导体基材之上提供多层内连线结构。此一多层内连线结构包括复数个熔丝连结特征以及复数个焊线连结特征。一个钝化层形成于多层内连线结构之上,且图案化此一钝化层借以形成复数个开口,每一个开口是对这些熔丝连接特征,或复数个焊线连接特征其中的一者。一个导电层形成在钝化层上,以及这些开口之内。导电层是借由图案化形成复数个焊线特征以及复数个熔丝结构。每一个焊线特征与该些个个焊线连接特征其中之一形成电性接触,且每一个熔丝结构与该些个熔丝连结特征其中的二者形成电性接触。一个覆盖介电层形成于这些熔丝结构之上,且借由图案化将至少一个焊线特征暴露出来,同时留下被覆盖的这些熔丝结构。
申请公布号 CN100361291C 申请公布日期 2008.01.09
申请号 CN200610006877.7 申请日期 2006.01.23
申请人 台湾积体电路制造股份有限公司 发明人 郑光茗;郑钧隆;刘重希;庄学理
分类号 H01L21/768(2006.01);H01L23/525(2006.01) 主分类号 H01L21/768(2006.01)
代理机构 北京中原华和知识产权代理有限责任公司 代理人 寿宁;张华辉
主权项 1.一种集成电路的制造方法,其特征在于至少包括以下步骤:在一半导体基材之上提供一多层内连线结构,其中该多层内连线结构至少包括,复数个熔丝连结特征、以及复数个焊线连结特征;提供一钝化层形成于多层内连线结构之上;图案化该钝化层借以形成复数个开口,每一开口对准该些熔丝连接特征其中之一,或对准该些焊线连接特征其中之一;形成一导电层在该钝化层以及该些开口上方;图案化该导电层借以形成复数个焊线特征以及复数个熔丝结构,其中每一该些焊线特征与该些焊线连接特征其中之一形成电性接触,且其中每一该些熔丝结构与该些个熔丝连结特征其中之二形成电性接触;形成一覆盖介电层于该些熔丝结构之上;以及图案化该覆盖介电层,借以将至少一该焊线特征暴露出来,同时留下被覆的该些熔丝结构。
地址 台湾省新竹科学工业园区新竹市力行六路8号