发明名称 静电放电保护电路和终端电阻电路
摘要 本发明公开了一种能够通过减小电路的电容而实现差分信号的加速的静电放电保护电路。传输线连接到IN端子和IN反端子,差分信号输入到这些端子。ESD保护电路连接到传输线并且保护内部电路不受施加到IN端子和IN反端子的浪涌电压破坏。ESD保护电路的一对晶体管在同一个阱中形成。因此,当差分信号转变时,保持转变之前的状态的这对晶体管的漏极中的电荷在同一个阱中迁移。因此,这对晶体管的漏极中的电容就差分信号的转变而言被减小了,以使得差分信号的加速可以被实现。
申请公布号 CN101097917A 申请公布日期 2008.01.02
申请号 CN200710127509.2 申请日期 2007.06.28
申请人 大塚宽治;宇佐美保;秋山丰;伊藤恒夫;丹场裕子;富士通株式会社;京瓷株式会社;株式会社东芝;富士施乐株式会社 发明人 大塚宽治;宇佐美保;秋山丰;伊藤恒夫;丹场裕子
分类号 H01L27/02(2006.01);H01L23/60(2006.01);H02H9/00(2006.01);H05F3/00(2006.01);H03K17/00(2006.01) 主分类号 H01L27/02(2006.01)
代理机构 北京东方亿思知识产权代理有限责任公司 代理人 宋鹤
主权项 1.一种静电放电保护电路,用于保护半导体器件的内部电路不受静电放电破坏,该静电放电保护电路包括:一对晶体管,连接到两条线中的每条,所述两条线连接到所述半导体器件的外部端子并且差分信号通过所述两条线而传播,所述的一对品体管在同一个阱中形成以便对施加到所述外部端子的所述静电放电进行箝位。
地址 日本东京都