发明名称 用于处理器和数字信号处理器的低功率乘法器
摘要 布斯编码电路的NEG输出和被乘数输入被选通以将乘法器中的开关动作减至最小而不会增加它的关键路径的任何延迟。当事实上不执行乘法时乘法器中的功率消耗有益地减少,例如大约为90%。另外,通过改变部分乘积产生电路的最后一个XOR门的结构,可以消除选通被乘数输入的需要。这有益地消除了会另外要求选通被乘数输入的附加电路,因此减少了成本。此外,通过有效地再同步被乘数输入和布斯编码输入到部分乘积电路可以获得另外的功率节省。
申请公布号 CN100347666C 申请公布日期 2007.11.07
申请号 CN99102309.9 申请日期 1999.02.13
申请人 朗迅科技公司 发明人 克里斯托弗·约翰·尼考
分类号 G06F7/52(2006.01) 主分类号 G06F7/52(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 蒋世迅
主权项 1.一种乘法器,包括用于编码第一操作数的布斯编码器电路和用于接收第二操作数的输入端,所述乘法器的特征在于:第一门,用于控制布斯编码器电路的NEG输出通到所述乘法器的部分乘积产生电路;以及第二门,用于控制所述第二操作数通到所述乘法器的所述部分乘积产生电路。
地址 美国新泽西