发明名称 一种多处理器芯片的二维方格布局结构
摘要 本发明属于处理器技术领域,是一种多处理器芯片的二维方格布局结构。基本方案是,使用同样布局形状(长和宽)的处理器核,拼成具有二维方格布局结构的多处理器,每个处理器核在纵横两个方向上拥有4个相邻的处理器核,在处理器核和其相邻的处理器核的共同边界上,有数据传输端口和相互控制端口相连,负责二者之间数据传输和相互控制的信号互联。这样能够实现它们之间的数据传输和相互控制。另外为了保证处理器之间多种方式的相互数据访问顺利进行,我们提供了一种分布式方法配置任意相邻两个处理器的主从关系,主处理器还可以通过指令,停止从处理器的程序流。
申请公布号 CN1987871A 申请公布日期 2007.06.27
申请号 CN200510130692.2 申请日期 2005.12.21
申请人 中国科学院微电子研究所 发明人 周朝显;陈杰
分类号 G06F17/50(2006.01) 主分类号 G06F17/50(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 段成云
主权项 1,一种多处理器芯片的二维方格布局结构,其特征在于:使用同样布局形状的处理器核,拼成具有二维方格布局结构的多处理器,每个处理器核在纵横两个方向上拥有4个相邻的处理器核,在处理器核和其相邻的处理器核的共同边界上,有数据传输端口和相互控制端口相连,负责二者之间数据传输和相互控制的信号互联。
地址 100029北京市朝阳区北土城西路3号