发明名称 | 加强型可扩充分时总线架构 | ||
摘要 | 本发明是为一种加强型可扩充分时总线架构,主要是通过微处理器及存储器的总线界面,使用一位址及资料共用总线以分时的方式来传送位址及资料于微处理器与存储器间,并以两条控制线的逻辑组合而决定该位址及资料共用总线是用以传送位址、读取资料或写入资料,藉以精简制作界面的脚位,并可得到有弹性及倍数的存储器空间。 | ||
申请公布号 | CN1696920A | 申请公布日期 | 2005.11.16 |
申请号 | CN200410044604.2 | 申请日期 | 2004.05.14 |
申请人 | 凌阳科技股份有限公司 | 发明人 | 廖栋才;施文仁 |
分类号 | G06F13/42 | 主分类号 | G06F13/42 |
代理机构 | 中科专利商标代理有限责任公司 | 代理人 | 陈桢 |
主权项 | 1、一种加强型可扩充分时总线架构,其特征在于,是用于一主动端装置与至少一被动端装置间的资料读写,该总线架构主要包括一主动端总线界面及一被动端总线界面,其中,该主动端界面是以一位址及资料共用总线及至少两条控制线与该被动端总线界面连接,该位址及资料共用总线是以分时传送位址及资料于该主动端装置与该被动端装置之间,该至少两条控制线则是由该主动端装置所予以驱动为第一逻辑准位或第二逻辑准位,以便使该主动端装置与该被动端装置依据该控制线的逻辑组合而决定该位址及资料共用总线是用以传送存储器位址、输出/输入位址、读取资料、写入资料、区块读取资料或区块写入资料。 | ||
地址 | 台湾省新竹县科学园区创新一路19号 |