发明名称 用在半导体存储器件中的工作周期校正设备及方法
摘要 本发明是有关于一种工作周期校正设备,其能以小尺寸来实施以及能更快速地执行相位锁定并减少电流消耗量,及其方法。基于此,依据本发明的用于半导体存储器件中的该工作周期校正器件包括延迟线单元,用以延迟第一时钟信号,以产生第一延迟时钟信号;输出分接头单元,用以在由第二时钟信号所导出的丢弃控制信号(toss control signal)的控制下将该第一延迟时钟信号延迟该第一时钟信号的第一逻辑状态的脉冲宽度;以及相位混合器,用以混合来自该输出分接头单元的时钟信号与该第一及第二时钟信号中之一。
申请公布号 CN1691203A 申请公布日期 2005.11.02
申请号 CN200510058926.7 申请日期 2005.03.25
申请人 海力士半导体有限公司 发明人 金敬勋
分类号 G11C11/4063;G11C11/413;H03L7/06 主分类号 G11C11/4063
代理机构 北京集佳知识产权代理有限公司 代理人 王学强
主权项 1.一种工作周期校正设备,用于半导体存储器件中,包括:延迟线单元,用以延迟第一时钟信号,以产生第一延迟时钟信号;输出分接头单元,用以在由第二时钟信号所导出的丢弃控制信号的控制下将该第一延迟时钟信号延迟该第一时钟信号的第一逻辑状态的脉冲宽度;以及相位混合器,用以将来自该输出分接头单元的时钟信号与该第一及第二时钟信号中之一混合。
地址 韩国京畿道