发明名称 Cache consistent control of subsequent overlapping memory access during specified vector scatter instruction execution
摘要
申请公布号 US6816960(B2) 申请公布日期 2004.11.09
申请号 US20010901060 申请日期 2001.07.10
申请人 NIPPON ELECTRIC CO 发明人 KOYANAGI HISAO
分类号 G06F9/312;G06F9/345;G06F9/38;G06F17/16;(IPC1-7):G06F9/312 主分类号 G06F9/312
代理机构 代理人
主权项
地址