发明名称 | 缩减内部电极积层数之积层型电容器及其制出方法 | ||
摘要 | 一种缩减内部电极积层数之积层型电容器及其制出方法,以奇数行网块间隔大于偶数行网块间隔型态之印刷网板进行内部电极之网版印刷,且内部电极之偶数层内部电极于网版印刷时采以错位印刷,以令积层型电容器内部电极之奇数层边间长大于偶数层内间长之型态,促使奇数层内部电极及偶数层内部电极之重叠部位具有较大面积之电容体区块,与知相同单位体积之积层型电容器作比对,可增加电容体区块之面积,提升其电容量,不至有形成未重叠区块空间上的浪费,相对内部电极积层数可缩减,如此内部电极积层数之缩减设计,不仅得以降低内部积层电极材料成本,也简化制程,提升生产效率,具有降低生产成本等效益者。 | ||
申请公布号 | TW200414240 | 申请公布日期 | 2004.08.01 |
申请号 | TW092102084 | 申请日期 | 2003.01.30 |
申请人 | 青业电子工业股份有限公司 | 发明人 | 王朝奎 |
分类号 | H01G4/30 | 主分类号 | H01G4/30 |
代理机构 | 代理人 | ||
主权项 | |||
地址 | 桃园县中坜市东园路五号 |