发明名称 一种高速Turbo码解码器
摘要 一种高速Turbo码解码器,其特点是,包括:一解打孔器,一存储器单元,两交织器,一产生正常顺序软信息数据的解交织器,三选择器,一可对信息数据进行解码运算、产生新的软信息数据的计算单元,一在迭代结束后产生正常顺序软信息的解交织器,以及一产生最终解码输出的硬判决单元。SISO模块的输入端采用输入选择器选通X/Y0/Y1/Z或X′/Y0′/Y1′/Z′输入,使Turbo码解码迭代的二次SISO运算在同一SISO模块中完成,从而使硬件规模大大降低。
申请公布号 CN1157854C 申请公布日期 2004.07.14
申请号 CN00119509.3 申请日期 2000.07.25
申请人 华为技术有限公司 发明人 丁哓斌;王韬;杜叶青;欧阳烨
分类号 H03M13/00;H03M13/23;H04L1/00 主分类号 H03M13/00
代理机构 上海专利商标事务所 代理人 左一平
主权项 1、一种高速Turbo码解码器,包括:一个用于将编码的信息数据和校验数据分离的解打孔器(41),一个用于产生交织信息数据的第一交织器(43),一个用于产生交织软信息数据的第二交织器(45),一个用于产生正常顺序软信息数据的第一解交织器(44),其特征在于,还包括一个用于存储接收端接收的信息数据的存储器单元(42),三个用于选择信息数据的选择器(46、47、48),一个用于对信息数据、校验数据和软信息数据进行解码运算而产生新的软信息数据的计算单元(49),一个用于在迭代结束后产生正常顺序软信息的第二解交织器(50),以及一个用于产生最终解码输出的硬判决单元(51);所述的存储器单元(42)包括:一个用于存储信息数据的存储器A(42a),一个用于存储接收端接收的子编码器1的校验数据Y的存储器B(42b),一个用于存储接收端接收的子编码器2的校验数据Y’的存储器C(42c),以及一个初值为0、用于存储迭代过程中产生的软信息数据的存储器D(42d);所述的选择器包括:一个用于选择信息数据或交织信息数据的选择器A(46),一个用于选择子编码器1校验数据或子编码器2校验数据的选择器B(47),一个用于选择软信息数据(解交织)或交织软信息数据的选择器C(48);经解打孔器(41)输出的信号分别连接到存储器A(42a)、存储器B(42b)、存储器C(42c);从存储器A(42a)输出两路信息,一路连接到选择器A(46),另一路经第一交织器(43)后再输出到选择器A(46);从存储器B(42b)和存储器C(42c)分别输出一信号到选择器B(47);从产生新的软信息数据的计算单元(49)输出一软信息数据到存储器D(42d),其输出信号经第一解交织器(44)或第二交织器(45)后连接到选择器C(48);该三个选择器信号输入到计算单元(49),其输出的软数据信号或反馈到存储器D(42d),或直接通过第二解交织器(50)后再经硬判决单元(51)判决后输出。
地址 518057广东省深圳市科技园科发路华为用户服务中心大厦