发明名称 数字模拟转换器的低动态误差取样/保持电路
摘要 一种数字模拟转换器的低动态误差取样/保持电路,主要是在一运算放大器的输入/输出端间设有取样电容、取样开关及保持开关,该运算放大器的输入端上设有一差动放大器,该差动放大器一输出端是与取样电容连接,另一输出端以另一电容与前述的取样电容串接;该取样电容,是连接于运算放大器的负端输入;该取样开关,是以负反馈形式连接于运算放大器的负端输入与输出端间;该保持开关,其一端是连接于运算放大器的输出端,另端则连接于取样电容的前端。以此结构用于高频时,可利用差动放大器的反相对称输出特性,将取样电容充电时产生的电流由差动放大器导流掉,可确保取样/保持电路自动归零。
申请公布号 CN1127804C 申请公布日期 2003.11.12
申请号 CN99123949.0 申请日期 1999.11.18
申请人 合邦电子股份有限公司 发明人 王运华
分类号 H03M1/66 主分类号 H03M1/66
代理机构 中原信达知识产权代理有限责任公司 代理人 寿宁
主权项 1、一种数字模拟转换器的低动态误差取样/保持电路,主要是在一运算放大器的输入/输出端间设有取样电容、取样开关及保持开关,其特征在于:该运算放大器的输入端上设有一差动放大器,该差动放大器一输出端是与取样电容连接,另一输出端以另一电容与前述的取样电容串接;该取样电容,是连接于运算放大器的负端输入;该取样开关,是以负反馈形式连接于运算放大器的负端输入与输出端间;该保持开关,其一端是连接于运算放大器的输出端,另端则连接于取样电容的前端。
地址 中国台湾