发明名称 同步行和列存取操作的方法和装置
摘要 一种用于同步半导体存储器中的行和列存取操作的电路,所述存储器具有位线对、字线、存储单元、读出放大器和用于给读出放大器供电的读出放大器电源电路阵列。该电路包括:第一延迟电路,以用于在第一预定周期延迟字线定时脉冲;第一逻辑电路,用于逻辑组合字线定时脉冲和字线定时脉冲,以产生用于起动读出放大器电源电路的读出放大器起动信号,第二延迟电路,用于在第二预定周期延迟字线定时脉冲,以及第二逻辑电路,用于逻辑组合字线定时脉冲和第二延迟字线定时脉冲,以产生列选择起动信号,用于在选择第二预定时间周期时,起动所选的多个列存取装置,所以在起动读出放大器电源电路之后,所述被选的多个列存取装置被激活。
申请公布号 CN1447974A 申请公布日期 2003.10.08
申请号 CN01814347.4 申请日期 2001.07.06
申请人 睦塞德技术公司 发明人 保罗·德蒙
分类号 G11C7/22;G11C8/18;G11C11/4076 主分类号 G11C7/22
代理机构 中科专利商标代理有限责任公司 代理人 朱进桂
主权项 1.一种用于同步半导体存储器中的行和列存取操作的电路,所述半导体存储器具有位线对、字线、存储单元、读出放大器和用于给所述读出放大器供电的读出放大器电源电路的阵列,所述电路包括:(a)第一延迟电路,用于延迟字线定时脉冲第一预定周期;(b)第一逻辑电路,用于逻辑地组合所述字线定时脉冲和所述延迟字线定时脉冲,以产生用于起动读出放大器电源电路的读出放大器允许信号;(c)第二延迟电路,用于延迟所述字线定时脉冲第二预定周期;(d)第二逻辑电路,用于逻辑地组合所述字线定时脉冲和所述第二延迟字线定时脉冲,以产生用于起动所选的多个列存取装置的列选择起动信号,其中选择所述第二预定时间周期,以便在起动读出放大器电源电路之后,激活多个列存取装置。
地址 加拿大安大略省