发明名称 一种码分多址系统中信道估计装置
摘要 本发明公开一种码分多址系统中信道估计装置,包括信道估计单元、信道补偿单元、多径合并单元,还包括存储器组、写存储器控制单元、读存储器控制单元和信道估计控制信号产生器:写存储器控制单元产生写时钟、写地址和写使能,将数据写入到存储器组中;存储器组包括若干存储器,存储从所述协存储器控制单元送出的数据;读存储器控制单元对存储器组中的存储器进行控制,将数据送给信道估计单元和所述信道补偿单元;信道估计控制信号产生器接收来自系统的参数,并将参数分配给其他单元使用;采用本发明所述装置,能更有效利用硬件资源,降低开发成本。而且不因多径数目或物理信道数目的增加而增加硬件资源,便于硬件开发中资源的充分利用。
申请公布号 CN1423441A 申请公布日期 2003.06.11
申请号 CN01132305.1 申请日期 2001.11.22
申请人 深圳市中兴通讯股份有限公司上海第二研究所 发明人 江金波;吴涛;任震
分类号 H04J13/02;H04L1/00 主分类号 H04J13/02
代理机构 代理人
主权项 1、一种码分多址系统中信道估计装置,包括信道估计单元(13)、信道补偿单元(14)、多径合并单元(16),其特征在于,还包括存储器组(11)、写存储器控制单元(10)、读存储器控制单元(12)和信道估计控制信号产生器(15):所述写存储器控制单元(10)产生写时钟、写地址和写使能,对解扰解扩单元输出的数据和补偿后的数据进行整合,整合后写入到所述存储器组(11)中;所述存储器组(11)包括若干存储器,每一对存储器对应一条多径,不同信道对应不同的地址段;分别存储从所述协存储器控制单元(10)送出的复数信号的I、Q两路数据;所述读存储器控制单元(12)对所述存储器组(11)中的存储器进行控制,为不同径不同信道产生一序列的时分的读使能和读地址,并将读出的数据放到所述存储器组(11)中的同一个输出寄存器,串成一串数据流送给所述信道估计单元(13)和所述信道补偿单元(14);在所有信道均读完并将补偿后数据存回存储器后,在同一时刻再次读出所述存储器组(11)中所有存储器对中的数据,送给多径合并单元(16);或在开始最后一条径补偿的同时,对齐地读出前面各径的补偿后数据,与最后一条补偿后数据一起并行送给多径合并单元(16);所述信道估计单元(13)在每接收一个从所述信道估计控制信号产生器(15)发送来的径间中断信号时,利用数据流每径前端的导频符号完成一次信道估计过程,信道估计值保持到下一个径间中断信号来临,不断轮流进行每条径的估计,输出信道估计值给信道估计补偿单元(14);所述信道补偿单元(14)以来自于所述读存储器控制单元(12)的解扰解扩后的数据流为输入,利用所述信道估计控制信号产生器(15)产生的信道间中断清零信号接收下一个信道的参数;利用所述信道估计单元(13)的信道估计值进行补偿处理。补偿后的数据流送给写存储控制单元作缓存;所述信道估计控制信号产生器(15)利用系统同步信号产生信道估计所需的各种中断清零信号,以及其他协调各个单元定时关系所需的控制信号;接收来自系统的参数,并将参数分配给其他单元使用;所述多径合并单元(16)以读控制单元并行读出的多径补偿后数据为输入,按一定的规则进行合并后输出多径合并后数据。
地址 200233上海市桂林路396号