发明名称 Verfahren, Speichersystem und Speichermodulkarte zum Verhindern lokaler Dekoordination von Impedanz in der Umgebung von Speicherchips auf dem Speichermodul
摘要 Eine Signalleitung eines Datenbusses hat erste Drähte auf einer ersten Leiterplatte und einen zweiten Draht auf einer zweiten Leiterplatte. Die zweite Leiterplatte ist auf der ersten Leiterplatte installiert, um die ersten und zweiten Drähte miteinander in Reihe zu schalten, um die Signalleitung zu errichten. Die Halbleitervorrichtungen sind mit dem zweiten Draht verbunden. In einem derartigen Datenbussystem ist die Impedanz des zweiten Drahtes in Übereinstimmung mit der zusätzlichen Kapazitanz der Halbleitervorrichtung auf der zweiten Leiterplatte so bestimmt, dass die Impedanz der ersten Leiterplatte mit der Impedanz der zweiten Leiterplatte harmonisiert ist.
申请公布号 DE10245055(A1) 申请公布日期 2003.05.15
申请号 DE2002145055 申请日期 2002.09.26
申请人 ELPIDA MEMORY, INC. 发明人 ABO, HISASHI;IKEDA, HIROAKI
分类号 G06F3/00;G06F12/00;G06F13/16;G11C5/00;G11C5/06;H01L27/10;H05K1/02;H05K1/14;(IPC1-7):G06F13/40 主分类号 G06F3/00
代理机构 代理人
主权项
地址