发明名称 | 为了检查目的具有二重核心逻辑电路和硬件故障输入的集成电子组件 | ||
摘要 | 本具有至少两个同样的,可以同步运行的核心转换电路(KK0,KK1)的集成电子组件(ICT)有一个比较装置(VGL),经过检查输入端(cpi)为了相互比较将核心转换电路(KK0,KK1)的相互对应的输出端(ou0-1,ou1-1;...;ou0-n,ou1-n)的信号输入给比较装置,其中将比较装置(VGA)的检查输入端(cpi)各自连接在经过故障控制输入端(cx0,cx1)可以控制的硬件故障输入(XR0,XR1)的前面。 | ||
申请公布号 | CN1384936A | 申请公布日期 | 2002.12.11 |
申请号 | CN00814930.5 | 申请日期 | 2000.10.24 |
申请人 | 西门子公司 | 发明人 | M·加梅斯卢;K·克劳泽 |
分类号 | G06F11/16;G06F11/267 | 主分类号 | G06F11/16 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 郑立柱;张志醒 |
主权项 | 1.集成电子组件(ICT),具有一定数目的接头(INP,OUP),具有至少两个同样的、按照同步运行方式运行的核心转换电路(KK0,KK1)以及具有一个比较装置(VGL),经过检查输入端(cpi)为了相互比较将核心转换电路(KK0,KK1)相互对应的输出端(ou0-1,ou1-1;...;ou0-n,ou1-n)的信号输入给比较装置,和为了输出故障信号当这些信号不一致时比较装置有一个比较器输出(vgs),其特征为,为了检查目的,至少一个硬件故障输入(XR0,XR1)是可以由至少一个故障控制输入(cx0,cx1)控制的,其中将故障输入端(XR0,XR1)连接在比较装置(VGL)的至少一个检查输入端(cpi)的前面。 | ||
地址 | 德国慕尼黑 |