发明名称 在码分多址通信中的同步捕捉电路
摘要 CDMA同步捕捉电路利用一部分接收数据来计算相关值以便检测峰值位置,然后决定相关值较大的较高的暂时峰值位置。本发明的CDMA同步捕捉电路使用剩余的接收数据计算在暂时峰值位置上给出优先等级的剩余的相关值,以及最终通过把上述两种相关值相加从相关电平来决定一峰值。#!
申请公布号 CN1085451C 申请公布日期 2002.05.22
申请号 CN98102632.X 申请日期 1998.06.22
申请人 日本电气株式会社 发明人 柳修三
分类号 H04J13/00 主分类号 H04J13/00
代理机构 中科专利商标代理有限责任公司 代理人 朱进桂
主权项 1.一种码分多址通信的同步捕捉电路,其中通过扩频调制的接收信号被转换为基带信号,以小于扩频码序列一个周期的时间间隔定义的每个定时单位计算所述基带信号的相关值,在所述扩频码序列的长度上积分所述相关值,检测所述相关值的最大值指定的接收相位位置,在所述扩频码序列一个周期的精度范围内,估算所述基带信号的扩频码产生定时,其特征在于包括:提供有两个存储区域的存储装置,用于按规定的时间单元把所述基带信号分配为第一接收信号和第二接收信号并分别把它们存储在第一存储区域和第二存储区域;第一相关器,用于在所述扩频码序列的一个周期范围内,计算第一接收数据的相关值,在所述扩频码序列的长度上积分所述相关值,且获得第一相关值;第一电平检测器,用于检测比所规定阈值电平大的所述第一相关值,且存储所检测的第一相关值及对应于所述被检测的第一相关值的扩频码产生定时;电平排序电路,用于按大小次序排列所述第一电平检测器的输出且存储规定数目的排列的输出及对应于所述排列输出的扩频码产生定时;第二相关器,用于利用存储在所述电平排序电路中的扩频码产生定时计算所述第二接收数据的相关值;加法器,用于把来自所述第二相关器的输出及存储在所述电平排序电路中的相关值相加,该相关值具有与来自所述第二相关器的输出相同的接收相位;以及第二电平检测器,用于使用来自所述加法器的输出检测具有所述基带信号的最大相关值的接收相位位置。
地址 日本国东京都