发明名称 使线驱动器消耗之功率降低的方法与装置
摘要 本发明之各种不同实施例系提供使线驱动器消耗之功率降低的方法与装置,在不影响线驱动器之整体阻抗的情况下减少功率的耗损。本发明更提供在不需进行传输时可处于功率降低状态以节省功率的线驱动器及同类物。此功率降低模式适当地提供终端阻抗予已接收之资料。根据本发明之一实施例,输出装置系规划在功率降低模式,使维持低阻抗。
申请公布号 TW479403 申请公布日期 2002.03.11
申请号 TW090107860 申请日期 2001.05.15
申请人 科胜讯股份有限公司 发明人 圣露;卡普;巴查尼 克里斯丁安诺
分类号 H03K17/04 主分类号 H03K17/04
代理机构 代理人 蔡玉玲 台北巿大安区敦化南路二段二一八号五楼A区
主权项 1.一种驱动一通讯媒介之线驱动器,该线驱动器包含:至少二输出电晶体;一放大器,提供一输出予至少一个该至少二输出电晶体;以及至少二开关,每一该至少二开关与该至少二输出电晶体其中之一耦合,其中该至少二开关系以实质上不改变该线驱动器之输出阻抗的方式将该线驱动器设为一功率降低模式。2.如申请专利范围第1项所述之线驱动器,其中该至少二开关系接收由一介面传来之一控制信号。3.如申请专利范围第2项所述之线驱动器,其中每一该至少二开关系可操作以将该至少二输出电晶体的其中之一与一参考电压耦合。4.如申请专利范围第3项所述之线驱动器,其中当该线驱动器处于该功率降低模式时,至少一个该至少二输出电晶体系断开。5.如申请专利范围第4项所述之线驱动器,其中当该线驱动器处于该功率降低模式时,至少一个该至少二输出电晶体系导通。6.如申请专利范围第5项所述之线驱动器,其中该至少二输出电晶体包含一PFET及一NFET。7.如申请专利范围第6项所述之线驱动器,其中该PFET及该NFET之闸极系经由该至少二开关与该参考电压耦合。8.如申请专利范围第7项所述之线驱动器,其中该参考电压系一偏压。9.如申请专利范围第7项所述之线驱动器,其中该参考电压系接地端。10.一种使一线驱动器功率降低之方法,该方法包含下列步骤;提供该线驱动器,该线驱动器包含至少二输出电晶体;经由至少二开关将每一该至少二输出电晶体与一参考电压耦合,每一该至少二开关连接至该至少二输出电晶体之一;以及提供一控制信号予每一该至少二开关,使得当该线驱动器处于一功率降低模式时,该参考电压系被提供予每一该至少二输出电晶体。11.如申请专利范围第10项所述之方法,其中将该线驱动器设为该功率降低模式时,该线驱动器之输出阻抗系实质上不变。12.如申请专利范围第11项所述之方法,其中当该线驱动器处于该功率降低模式时,至少一个该至少二输出电晶体系断开。13.如申请专利范围第12项所述之方法,其中当该线驱动器处于该功率降低模式时,至少一个该至少二输出电晶体系导通。14.如申请专利范围第13项所述之方法,其中该至少二输出电晶体包含一PFET及一NFET。15.如申请专利范围第14项所述之方法,其中该PFET及该NFET之闸极系经由该至少二开关与该参考电压耦合。16.如申请专利范围第15项所述之方法其中该参考电压系一偏压。17.如申请专利范围第15项所述之方法,其中该参考电压系接地端。图式简单说明:图1为习知通讯系统之块状图。图2为一示范线驱动器电路之电路图。图3为处于功率降低模式的示范线驱动器电路之电路图。图4为处于改良之功率降低模式的示范线驱动器电路之电路图。图5为处于改良之功率降低模式的示范线驱动器第二实施例电路图。图6A及6B为处于改良之功率降低模式的串联排列之示范线驱动器电路图。图7为处于改良之功率降低模式的Class B式示范线驱动器电路图。图8为处于改良之功率降低模式的Class A式示范线驱动器电路图。
地址 美国