发明名称 用于数字像素传感器读出信号中的像素重排的电路和方法
摘要 一种图像传感器包括传感器阵列、用于存储像素数据的数据存储器以及像素归一化电路。传感器阵列具有二维的像素元件阵列并输出作为表示景物图像的像素数据的数字信号。传感器阵列输出的像素数据以传感器-比特排列的形式排列,并且像素归一化电路把像素数据重排为像素-比特顺序。在另一个实施例中,图像传感器包括传感器阵列、数据存储器和像素归一化电路,它们均构建在一个集成电路上。像素归一化电路包括一个或多个像素重排电路、格雷码到二进制转换电路、复位减法电路和多重取样归一化电路。最后,格雷码到二进制转换电路的提供是为了高速转换。
申请公布号 CN1338864A 申请公布日期 2002.03.06
申请号 CN01120693.4 申请日期 2001.08.13
申请人 匹克希姆公司 发明人 O·O·埃韦德米;邓中韩;R·J·莫塔;杨晓东
分类号 H04N5/335;H04N1/40 主分类号 H04N5/335
代理机构 北京纪凯知识产权代理有限公司 代理人 沙捷
主权项 1.一种图像传感器,其特征在于所述图像传感器包括:传感器阵列,包括二维的像素元件阵列,它输出作为表示景物图像的像素数据的数字信号,所述像素数据以传感器比特排列的方式排列;数据存储器,与所述传感器阵列通信,用于存储所述像素数据;和像素归一化电路,与所述数据存储器耦合,用于把所述像素数据重排为像素比特顺序并提供作为输出信号的所述重排像素数据。
地址 美国加利福尼亚州