发明名称 闩锁电路
摘要 一闩锁电路,包含:一延迟反相电路1,于一段预定之延迟后,用以将时脉讯号反相;一预先充电电路,于时脉讯号为第一逻辑位准之时段内,将该闩锁电路之第一节点 A与第二节点B充电至预定之电位;第一放大器电路,在时脉讯号与该延迟反相器之输出讯号均为第二逻辑位准之第一时段中,回应输入讯号并提供该第一节点A与第二节点B间之电位差;第二放大器,在时脉讯号为第二逻辑位准时的时段中,放大该第一与第二节点间之电位差;以及一正反器电路,可依第一与第二节点间之电位对其加以设定与重置。
申请公布号 TW449972 申请公布日期 2001.08.11
申请号 TW088120749 申请日期 1999.11.25
申请人 电气股份有限公司 发明人 山下 一夫
分类号 H03K3/037;H03K3/0233 主分类号 H03K3/037
代理机构 代理人 周良谋 新竹巿东大路一段一一八号十楼;周良吉 台北市长春路二十号三楼
主权项 1.一种闩锁电路,包含: 预先充电电路,当时脉讯号位于第一逻辑位准时之 时段内,用以将闩锁电路之第一与第二节点充电至 预定之电位; 第一放大器,在时脉讯号由一位准变成另一相反之 位准后的第一时段中,用以回应输入讯号并提供该 第一与第二节点间之电位差; 第二放大器,在时脉讯号由一位准变成另一相反之 位准后的第二时段中,用以放大该第一与第二节点 间之电位差;以及 一正反器电路,可依第一与第二节点间之电位对其 加以设定与重置。2.如申请专利范围第1项之闩锁 电路,其中,第一时段比第二时段短。3.如申请专利 范围第1项之闩锁电路,其中,第一时段等于时脉讯 号与延迟之反相时脉讯号之间的时间差。4.如申 请专利范围第2项之闩锁电路,其中,在第一时段中, 该第一放大器改变第一节点或第二节点之电位以 回应输入讯号。5.一种闩锁电路包含: 一延迟反相器,在一段预定之延迟时间后将时脉讯 号反相; 一预先充电电路,当时脉讯号位于第一逻辑位准是 时之时段内,用来将该闩锁电路之第一与第二节点 充电至预定之电位; 第一放大器,在时脉讯号与该延迟反相器之输出讯 号均为第二逻辑位准之时段中,用以回应输入讯号 并提供该第一与第二节点间之电位差; 第二放大器,在时脉讯号为第二逻辑位准时的第二 时段,用以放大该第一与第二节点间之电位差;以 及 一正反器电路,可依第一与第二节点间之电位,对 其加以设定与重置。6.如申请专利范围第5项之闩 锁电路,其中该第一放大器电路包含: 第一电晶体群组,包含第一颗电晶体其闸极与输入 讯号连接、第二颗电晶体其闸极与时脉讯号连接 以及第三颗电晶体其闸极与该延迟反相器电路之 输出连接,并且在该第一节点与供给电源之间该第 一颗、第二颗与第三颗电晶体连接成串;以及 第二电晶体群组,包含第四颗电晶体其闸极与反相 之输入讯号连接、第五颗电晶体其闸极与时脉讯 号连接以及第六颗电晶体其闸极与该延迟反相器 电路之输出连接,并且在该第二节点与供给电源之 间该第四颗、第五颗与第六颗电晶体体连接成串 。7.如申请专利范围第6项之闩锁电路,其中该第二 放大器电路包含: 第一反相器电路,其输入端接至该第二节点,且输 出端接至该第一节点; 第二反相器电路,其输入端接至该第一节点,且输 出端接至该第二节点;以及 一供给电源电路,在时脉讯号位于第二逻辑位准时 之时段中提供供给电源。图式简单说明: 第一图是一电路方块图该图所示为一根据本发明 之闩锁电路; 第二图示出波形图用以解说第一图之闩锁电路的 操作;以及 第三图是一电路方块图该图所示为一传统闩锁电 路。
地址 日本