发明名称 计时之高增益脉波产生器电路
摘要 一脉冲产生电路包含第一脉冲产生电路来产生第一输出脉冲,以及第二脉冲产生电路来产生第二输出脉冲。每个脉冲产生电路包含两个n-通道电晶体及重置电路的堆叠。此重置电路包含两个p-通道电晶体及两个反相器并提供来自动重置此脉冲产生电路。第二脉冲产生电路包含一延迟元件于第二输出脉冲产生时加入额外的闸道延迟。此额外的闸道延迟在输出脉冲中加入一不对称性,其偏移或取消先前输入时钟信号所引入的不对称性来产生具有固定周期的输出时钟信号。
申请公布号 TW432798 申请公布日期 2001.05.01
申请号 TW087121888 申请日期 1998.12.30
申请人 英特尔公司 发明人 马克S.米尔夏登;汤玛士D.佛雷其;泰瑞I.恰皮尔
分类号 H03K3/86 主分类号 H03K3/86
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种脉波产生器电路,包含:一第一脉波产生器电路,其接收一参考时钟的输入以及输出第一脉波以回应于此参考时钟的上升缘;一第二脉波产生器电路,连结到该第一脉波产生器电路并接收输入的参考时钟,该第二脉波产生器电路输出第二脉波以回应于参考时钟的下降缘;以及其中一该脉波产生器电路包含与其连结之一延迟电路并延迟其中一输出脉波来产生固定周期的时钟信号。2.如申请专利范围第1项的脉波产生器电路,其中该第一与第二脉波产生器电路包含连结到该等脉波产生器电路的重置电路,该重置电路在每个脉波产生器电路输出一个脉波后将每个脉波产生器电路重置。3.如申请专利范围第1项的脉波产生器电路,还包含连结到该脉波产生器电路的时钟闸道电路,该时钟闸道电路选择性地致能或禁能该脉波产生器电路。4.如申请专利范围第1项的脉波产生器电路,还包含一连结到该脉波产生器电路的脉波宽度调整电路。5.如申请专利范围第1项的脉波产生器电路,其中该第一脉波产生器电路包含:复数个串连的反相器,第一个反相器接收此参考时钟信号的输入;一第一群的电晶体,产生第一输出脉波的第一缘以回应于参考时钟输入信号的上升缘;以及连结在此第一群电晶体的第二群电晶体,此第二群电晶体产生第一输出脉波的第二缘,以回应于第一脉波产生器电路输出中的改变。6.如申请专利范围第5项的脉波产生器电路,其中第一群电晶体包含在第一脉波产生器电路输出与地电位间一堆叠的两个串连的N-通道器晶体,其中一个N-通道电晶体的闸极接收此参考时钟信号做为一个输入。7.如申请专利范围第5项的脉波产生器电路,其中该第二群电晶体包含:看守电晶体,用来保持第一脉波产生器电路的输出在一预定的电压;一与看守电晶体并联连结的预充电电晶体。8.如申请专利范围第1项的脉波产生器电路,其中该第二脉波产生器电路包含:复数个串连的反相器,此反相器的第一个接收参考时钟信号做为输入;第一群的电晶体,以产生第二输出脉波的第一缘来回应于参考时钟输入信号的下降缘;以及连结到此第一群电晶体的第二群电晶体,此第二群电晶体产生第二输出脉波的第二缘来回应于第二脉波产生器电路输出的改变。9.如申请专利范围第8项的脉波产生器电路,其中该一群电晶体包含一堆叠串连连接在第二脉波产生器电路与地电位之间的N-通道电晶体。10.如申请专利范围第8项的脉波产生器电路,其中该第二群电晶体包含:一看守电晶体,用来保持第一脉波产生器电路的输出在一预定的电压;一与看守电晶体并联连结的预充电电晶体。11.如申请专利范围第1项的脉波产生器电路,其中第一脉波产生器电路包含:第一群的电晶体,以产生第二输出脉波的第一缘来回应于参考时钟输入信号的下降缘;以及连结到此第一群电晶体的第二群电晶体,此第二群电晶体产生第二输出脉波的第二缘来回应于第二脉波产生器电路输出的改变;其中第二脉波产生器电路包含:第三群电晶体,以产生第二输出脉波的第一缘来回应于参考时钟输入信号的下降缘;以及该第二群电晶体连结到此第三群电晶体并产生第二输出脉波的第二缘来回应于第二脉波产生器电路输出中的改变。12.如申请专利范围第1项的脉波产生器电路,其中第一脉波产生器电路的输出连接到第二脉波产生器电路的输入。13.一种脉波产生器电路,包含:回应于参考时钟上升缘而输出第一脉波的装置;回应于参考时钟下降缘而输出第二脉波的装置;延迟一输出脉波的装置;以及重置每个脉波输出装置的装置。图式简单说明:第一图说明两时钟信号的时序图。第二图说明根据本发明具体实例的时钟产生电路。第三图说明第二图之时钟产生电路的时序图。第四图说明根据本发明具体实例的脉波产生器电路。第五图说明根据本发明另一具体实例的脉波产生器电路。
地址 美国