发明名称 ΣΔ调制器控制的锁相环电路和相关的方法
摘要 本发明披露了一种用于产生没有不希望的音调的频率调节的信号(26)的∑△调制器控制的锁相环电路(10)和相关的方法。产生高频脉动信号(46)并被提供给△∑△调制器(38)。∑△调制器(38)产生分割系数控制信号(36),用于控制构成PLL电路(12)的一部分的分频器(28)的分割系数。施加于∑△调制器(38)上的高频脉动信号(46)减少∑△调制器(38)进入极限环因而产生重复的输出信号的可能性。
申请公布号 CN1284217A 申请公布日期 2001.02.14
申请号 CN98813526.4 申请日期 1998.12.08
申请人 艾利森电话股份有限公司 发明人 H·B·艾利森
分类号 H03L7/197;H04L27/20 主分类号 H03L7/197
代理机构 中国专利代理(香港)有限公司 代理人 王岳;李亚非
主权项 1.在具有用于产生VCO输出信号的VCO(电压控制的振荡器)的PLL(锁相环)电路中,所述VCO被输入的基准信号调节,VCO输出信号和一个具有用于通过选择的分割系数分割VCO的输出信号的分频器的反馈环相连,用于产生被施加到分频器的分割系数控制信号的装置的改进,分割系数控制信号的值由选择的分割系数确定,所述装置包括:高频脉动信号发生器,用于产生最少伪随机值的高频脉动信号;以及噪声整形器,其被连接用于接收具有第一信号特征的频率输入信号的序列,并用于接收由所述高频脉动信号发生器产生的高频脉动信号,所述噪声整形器用于响应其所形成的和值,产生分割系数控制信号,所述分割系数控制信号由具有第二信号特征的分割系数控制信号构成。
地址 瑞典斯德哥尔摩