发明名称 取样时序恢复电路
摘要 本发明主要在于,应用取样频率误差之侦测与补偿技术于资料区框同步码取样时序恢复电路中。本发明主要的特点,在于使用双回路信心计数器(Dual loopConfidence Counter)来侦测频率误差,并将之转换成频率误差补偿信号。在频率误差补偿完成之后,电压控制振荡器将会振荡于输入信号之取样频率附近。由于有较小的频率误差,锁相回路将可以设计的具有较小之稳态变异。藉由此一频率误差补偿技术,本取样时序恢复电路将可同时具有较大的频率撷取范围与较小的稳态变异。本发明将可用于恢复所有具有资料区框同步码之通信系统的取样时序,如GA-HDTV的高画质电视信号传输。
申请公布号 TW366663 申请公布日期 1999.08.11
申请号 TW087108759 申请日期 1998.06.03
申请人 行政院国家科学委员会 台北巿和平东路二段一○六号十八楼 发明人 李锦智;汪重光;黄李源;苏朝琴
分类号 H04N7/00 主分类号 H04N7/00
代理机构 代理人 蔡清福 台北巿忠孝东路一段一七六号九楼
主权项 1.一种取样时序恢复电路,输入一原始信号,输出一数位信号,包含:一锁相回路,取样及量化该原始信号并锁住该数位信号之相位;一同步码检测电路,系电连接至该锁相回路,于该数位信号中,检查一同步码;一双回路信心计数器,系电连接至该同步码检测电路,用以确认该同步码之位置,输出一该数位信号双回路绕行于该双回路信心计数器中一周所需之区框数目;一频率误差侦测电路,系电连接至该双回路信心计数器及该锁相回路,根据该区框数目产生一频率误差値及一输入至该锁相回入之启动信号;以及一频率误差补偿电路,系电连接至该频率误差侦测电路及该锁相回路,根据该频率误差値产生一输入至该锁相回路之频率补偿电压。2.如申请专利范围第1项所述之取样时序恢复电路,其中该锁相回路系包含:一类比数位转换器,系电连接至该同步码检测电路,用以取样及量化该原始信号,输出该该数位信号至该同步码检测电路;一相位检测电路,系电连接至该类比数位转换器及该频率误差侦测电路,藉由该启动信号之致能,检测该数位信号之同步码之相位差,以产生一相位补偿电压;以及一电压控制振荡器,系电连接至该类比数位转换器、相位检测电路及频率误差补偿电路,根据该频率补偿电压及该相位补偿电压,产生一与该原始信号同频率及同相位之时脉,输至类比数位转换器,以修正该数位信号之相位及频率。3.如申请专利范围第2项所述之取样时序恢复电路,其中该数位信号系该类比数位转换器取样及量化后之结果。4.如申请专利范围第1项所述之取样时序恢复电路,其中该原始信号系为一经过传输之具有资料区框格式与区框同步码之信号。5.如申请专利范围第4项所述之取样时序恢复电路,其中该具有资料区框格式与区框同步码之信号系为ATSC(Advanced Testvision System Committee)数位电视之信号。6.如申请专利范围第1项所述之取样时序恢复电路,其中该同步码检测电路,检查该数位信号与该同步码之布林距离,以于该布林距离小于一预设値时,测出该同步码的存在与位置。7.如申请专利范围第1项所述之取样时序恢复电路,其中该双回路信心记数器包含:一同步码侦测确认回路,系电连接至该同步码检测电路,用以确认该同步码之侦测;一同步码遗失确认回路,系电连接至该同步码侦测确认回路,于该同步码侦测确认回路确认该同步码之后启动之,用以确认该同步码之遗失,而于确认该同步码遗失后启动该同步码侦测确认回路。8.如申请专利范围第7项所述之取样时序恢复电路,其中该同步码侦测确认回路系藉由连续侦测到该同步码的个数,以确认该同步码之侦测。9.如申请专利范围第7项所述之取样时序恢复电路,其中该同步码遗失确认回路系藉由连续未侦测到该同步码的个数,以确认该同步码之遗失。图式简单说明:第一图:习用取样时序恢复电路架构一。第二图:习用取样时序恢复电路架构二。第三图:取样时序恢复电路架构较佳实施例。第四图:一般信心计数器的状态图。第五图:取样频误差情况下的同步码的侦测遗失周期。第六图:双回路信心计数器的状态图较佳实施例。
地址 台北巿和平东路二段一○