发明名称 | 降低衬垫膜腐蚀的方法 | ||
摘要 | 形成沟槽电容器而不引起由抛光造成的阵列区边缘的过量腐蚀的改进的方法。在部分地去除用于在场区刻蚀沟槽的硬掩模的一部分的同时通过提供一个块掩模保护阵列区而降低腐蚀。该部分刻蚀使得经反应离子刻蚀形成深沟槽之后阵列区和场区硬掩模的厚度相等。 | ||
申请公布号 | CN1213171A | 申请公布日期 | 1999.04.07 |
申请号 | CN98118419.7 | 申请日期 | 1998.08.13 |
申请人 | 西门子公司 | 发明人 | 罗伯特·普莱瑟;伯特兰·弗利恩特 |
分类号 | H01L21/82 | 主分类号 | H01L21/82 |
代理机构 | 柳沈知识产权律师事务所 | 代理人 | 陶凤波 |
主权项 | 1.一种在集成电路制造中用于降低过量腐蚀的方法包括:提供一个其上形成了一个衬垫叠层的基片,该衬垫叠层包括一个覆盖于一个抛光阻挡层之上的硬掩模层,该基片包括一个将要形成沟槽电容器阵列的第一区和该第一区之外的一个第二区;形成一个保护所述第一区的块掩模;部分地刻蚀第二区的硬掩模,所述第一区被块掩模保护;去除所述块掩模;构图所述衬垫叠层以暴露将要在其处形成深沟槽阵列的第一区的基片的部分;刻蚀基片,以形成深沟槽,其中该刻蚀以大于第二区的速率腐蚀第一区的硬掩模层,由于第二区的硬掩模层的部分刻蚀,其结果是使硬掩模在第一区和第二区具有一个基本上为平面的表面;用一种材料填充沟槽以形成沟槽电容器的存储节点;以及抛光去除多余的材料以暴露硬掩模层。 | ||
地址 | 联邦德国慕尼黑 |