发明名称 OPTIMUM LAYOUT OF SEMICONDUCTOR INTEGRATED CIRCUIT
摘要
申请公布号 JPH09326438(A) 申请公布日期 1997.12.16
申请号 JP19960141311 申请日期 1996.06.04
申请人 NEC CORP 发明人 UYAMA KATSUKI
分类号 H01L21/82;G06F17/50;H01L27/118;(IPC1-7):H01L21/82 主分类号 H01L21/82
代理机构 代理人
主权项
地址