发明名称 LAYOUT OF SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE AND LAYOUT SYSTEM THEREFOR
摘要
申请公布号 JPH09223743(A) 申请公布日期 1997.08.26
申请号 JP19960029208 申请日期 1996.02.16
申请人 HITACHI LTD 发明人 SAKAMOTO NOBORU
分类号 H01L21/82;G06F17/50;(IPC1-7):H01L21/82 主分类号 H01L21/82
代理机构 代理人
主权项
地址