发明名称 信号处理电路和延时二进制周期输入信号的方法
摘要 本发明涉及用于延时二进制周期输入信号(S0)的信号处理电路。三个串联的延时器件(D1-D3)产生相对于输入信号(S0)被延时的输出信号(S1-S3)。可以对延时器件(D1-D3)的延时进行非常高精度的控制,延时器件(D1-D3)包括多个相互同样的串联延时单元(20A-24A),利用在同一半导体处理中的公共处理步骤在同一时刻制造这些延时单元(20A-24A)。控制装置(1)在鉴相器(2)中将输入信号(S0)的相位与从最末的延时器件(D3)的输出信号(S3)的相位进行比较,并在相位比较的基础上,输出控制信号(V0-V4)给延时器件。这些控制信号以这样的方式控制延时器件(D1-D3),使在各个延时器件(D1-D3)启动数目的延时单元(20A-24A)、延时器件相互具有相同的延时。输入信号(S0)和最后输出信号(S3)之间的总延时在第一调整序列中大于输入信号(S0)的半个周期但小于一个半周期,该总延时在第二调整序列中达到输入信号(S0)的一个周期。
申请公布号 CN1118205A 申请公布日期 1996.03.06
申请号 CN94191276.0 申请日期 1994.02.04
申请人 艾利森电话股份有限公司 发明人 N·P·A·里德堡
分类号 H03K5/15;H03K5/159;H03K5/14;H03K7/06 主分类号 H03K5/15
代理机构 中国专利代理(香港)有限公司 代理人 董魏;马铁良
主权项 1.在包括延时器件(D1—D3)和控制装置(1)的数字信号处理电路中,延时二进制周期输入信号(S0)的方法,在该信号处理电路中,延时器件(D1—D3)中的至少两个是串联的,并且是具有可变延时的半导体类型,在该方法中,输入信号(S0)在串联的延时器件(D1—D3)中被顺序地延时,所述延时器件(D1—D3)与控制装置(1)连接,并且各输出延时输出信号(S1—S3),其特征在于,该方法包括以下步骤:通过串联连接多个延时单元(20A—24A)来产生各个延时器件(D1—D3),所有延时单元(20A—24A)在同一时刻利用在同一半导体处理中的公共处理步骤来制造,因此延时单元(20A—24A)将具有相互相同的延迟时间;二进制周期输入信号(S0)的相位与标明的延时器件(D3)的输出信号(S3)的相位作比较,所述相位比较在控制装置(1)的鉴相器(2)中进行;根据相位比较,在控制装置(1)中产生控制信号(V0—V4);控制信号(V0—V4)从控制装置(1)的控制输出端(U0—U4)输出给各个串联的延时器件(D1—D3);在第二调整序列中,控制装置(1)的控制输出端(U0—U4)的控制信号(V0—V4)启动一些延时单元(20A—24A),使输入信号(S0)和被标明的延时器件(D3)的输出信号(S3)之间的延时将达到输入信号(S0)的预定个数半周期;控制信号(V0—V4)在各个串联延时器件(D1—D3)中启动相同数目的延时单元(20A—24A)。
地址 瑞典斯德哥尔摩
您可能感兴趣的专利