发明名称 ADAPTIVE PHASE LOCK LOOP
摘要 Une boucle à verrouillage de phase adaptative est destinée à la recherche d'instabilité. Un filtre dans la boucle à verrouillage de phase adaptative possède des coefficients qui sont ajustés automatiquement pour réduire au minimum le signal d'erreur. Le premier bloc de la boucle à verrouillage de phase adaptative est un dispositif de déphasage (13) qui est utilisé pour éliminer le décalage de fréquence et le décalage de phase dans le signal d'entrée (10). La sortie du dispositif de déphasage (13) est reçu par un dispositif de découpage en tranche (14) qui produit une estimation de ce que le signal corrigé devrait être. Ensuite, la différence entre l'entrée et la sortie du dispositif du découpage en tranche (14) est multipliée (17) par la sortie du dispositif de découpage en tranche (14). La partie imaginaire (18) du résultat est utilisée en tant qu'estimation de l'erreur de phase. Après passage par un limiteur (19), le signal est amené à un filtre (20) de réponses d'impulsions finies (RIF) ayant des coefficients adaptatifs. Les coefficients RIF sont ajustés pour réduire au minimum l'erreur de phase quadratique moyenne en utilisant une méthode de gradients. Ces coefficients sont mis à jour à chaque baud. Une boucle de second ordre est ajoutée pour rechercher tout décalage de fréquence présent dans le signal de la ligne. Le signal est renvoyé par l'intermédiaire d'une table sin/cos (27) au dispositif de déphasage (13).
申请公布号 WO9211719(A1) 申请公布日期 1992.07.09
申请号 WO1991US09799 申请日期 1991.12.20
申请人 SILICON SYSTEMS, INC. 发明人 CHENG, KING, Y.
分类号 H04L27/22;H04L27/38 主分类号 H04L27/22
代理机构 代理人
主权项
地址