发明名称 |
视频图像显示存储器调序逻辑电路及方法 |
摘要 |
一种用于视频图像显示存储器(VRAM)的调序方法,其特征是在利用块写入模式将压缩后的数据按顺序写入由多个存储器单元组成的存储器中之前,对压缩数据的毕特位置进行重新排序,使得数据毕特能够如所要求的那样,相邻的毕特存入相邻的存储器单元中,因而在普通模式下,能够进行正确的数据读出。一种插入在压缩数据输入与实际数据总线之间的调序逻辑电路,它包括一多路转接器,将其输入口上的各个毕特传送到不同于正常模式下的输出口。 |
申请公布号 |
CN1049583A |
申请公布日期 |
1991.02.27 |
申请号 |
CN90106596.X |
申请日期 |
1990.07.28 |
申请人 |
德克萨斯仪器有限公司 |
发明人 |
卡尔·马里恩·古塔格;伊恩·J·歇洛克;理查德·D·辛普森 |
分类号 |
H04N1/387 |
主分类号 |
H04N1/387 |
代理机构 |
上海专利事务所 |
代理人 |
吴淑芳 |
主权项 |
1、一种图像处理系统,其特征在于,它包括: 多个用于通过数据控制入口存储数据毕特的存储器、所述存储器可用通常模式和块写入模式寻址,所述块写入模式由在一压缩后的数据字中的数据控制; 多入口输入和输出总线,数据从一外部来源到达所述输入总线,并从所述输入总线的所述入口提供给所述输出总线的所述入口; 在所述输入总线入口与所述存储器数据控制入口之间的连接;和 重新排序电路,用于当数据以一通常方式提供给所述存储器时,使得数据能从所述输入总线的所述入口传到所述输出总线的某些入口,并且当数据以块写入方式从所述输入总线上的一个压缩数据字提供给所述存储器时,使得数据能从所述输入总线的所述入口传送到所述输入总线的某些其它的入口。 |
地址 |
美国德克萨斯州 |