发明名称 CIRCUIT DE RESYNCHRONISATION DE SIGNAUX PULSES, EN PARTICULIER POUR PERIPHERIQUES DE MICROPROCESSEURS
摘要 <P>Circuit de resynchronisation d'un événement pulsé avec un signal d'horloge locale comprenant un circuit de mémorisation 20, 22, 24, 26, une bascule 30 comportant une sortie WY* normalement activée et une sortie WY normalement non activée, un circuit d'amorçage 47, 48, un circuit de commande 50, 52, 54, 56 et un circuit de remise à l'état initial ou restauration 32, 34, 36, 58, 60 de la bascule, piloté au moins par la sortie du circuit de mémorisation et par ledit premier signal resynchronisé, susceptible de ramener à son état initial la bascule. <BR/> (CF DESSIN DANS BOPI)<BR/> <BR/></P>
申请公布号 FR2591776(A1) 申请公布日期 1987.06.19
申请号 FR19860017676 申请日期 1986.12.17
申请人 SGS MICROELETTRONICA SPA 发明人 VITTORIO MASINA
分类号 G06F13/42;H04L7/02;(IPC1-7):G06F13/42;H04L7/00 主分类号 G06F13/42
代理机构 代理人
主权项
地址