首页
产品
黄页
商标
征信
会员服务
注册
登录
全部
|
企业名
|
法人/股东/高管
|
品牌/产品
|
地址
|
经营范围
发明名称
RUBBING AND FALSE TWISTING PROCESS
摘要
申请公布号
JPS5482463(A)
申请公布日期
1979.06.30
申请号
JP19770147174
申请日期
1977.12.09
申请人
TORAY INDUSTRIES
发明人
INUYAMA HISAO;TOMIITA KAZUO
分类号
D02G1/08
主分类号
D02G1/08
代理机构
代理人
主权项
地址
您可能感兴趣的专利
用于将多层级信号转换为至少一二位元信号之电路及方法;CIRCUITRY AND METHOD FOR CONVERTING A MULTI-LEVEL SIGNAL INTO AT LEAST ONE BINARY SIGNAL
低速开关应用的MOSFET开关电路;MOSFET SWITCH CIRCUIT FOR SLOW SWITCHING APPLICATION
具磁性齿轮之永磁发电机;Permanent magnet generator with magnetic gear
电脑系统及其电源管理方法;COMPUTER SYSTEM AND POWER MANAGEMENT METHOD THEREOF
配线器具用板;PLATE FOR WIRING DEVICE
利用信号导件与接地导件之间的最短间距设置以防治干扰之方法及其结构
USB插座;USB RECEPTACLE
电连接器组件;ELECTRICAL CONNECTOR ASSEMBLY
电子卡连接器;CARD CONNECTOR
可携式电子装置及扩充座;Portable electronic device and expansion seat
具多重近场通讯读取方向的手持装置;HAND-HELD DEVICE WITH MULTIPLE NFC READING DIRECTIONS
锂硫二次电池
制造有机电晶体方法及有机电晶体;Method For Producing An Organic Transistor And Organic Transistor
氮化物半导体发光元件及其制造方法
发光二极体;LIGHT EMITTING DIODE
用于制造垂直半导体装置的深宽比捕获法;ASPECT RATIO TRAPPING (ART) FOR FABRICATING VERTICAL SEMICONDUCTOR DEVICES
具有内核-外壳结构的半导体元件;SEMICONDUCTOR DEVICES WITH CORE-SHELL STRUCTURES
于晶格不匹配半导体基板上的无缺陷松弛覆盖层;DEFECT-FREE RELAXED COVERING LAYER ON SEMICONDUCTOR SUBSTRATE WITH LATTICE MISMATCH
半导体装置;SEMICONDUCTOR DEVICE
电源模组用基板及其制造方法、电源模组;POWER MODULE SUBSTRATE, AND METHOD OF PRODUCING THE SAME; AND POWER MODULE