发明名称 半导体装置的制造方法
摘要 一种半导体装置的制造方法,首先形成钨插塞(24),在其上形成钨氧化防止屏蔽金属膜(25)。然后,形成比钨氧化防止屏蔽金属膜(25)薄的SiON膜(27),对SiON膜(27)进行氩气溅射蚀刻。结果,SiON膜(27)的表面形状变平缓,深槽消失。然后,在整个面上形成SiON膜(28)。由SiON膜(28)和SiON膜(27)构成没有空隙的钨氧化防止绝缘膜(29)。
申请公布号 CN100355074C 申请公布日期 2007.12.12
申请号 CN03825709.2 申请日期 2003.04.03
申请人 富士通株式会社 发明人 尾崎康孝;横田竜也;大八木信孝
分类号 H01L27/105(2006.01) 主分类号 H01L27/105(2006.01)
代理机构 北京三友知识产权代理有限公司 代理人 李辉
主权项 1.一种半导体装置的制造方法,该制造方法包括:在半导体基板的表面上形成开关元件的步骤;形成覆盖所述开关元件的层间绝缘膜的步骤;在所述层间绝缘膜上形成一直到达构成所述开关元件的导电层的接触孔的步骤;在所述接触孔内埋入接触式插塞的步骤;在所述层间绝缘膜上选择性地形成连接所述接触式插塞的屏蔽金属膜的步骤;在所述层间绝缘膜和所述屏蔽金属膜的上方,形成具有倾斜的第一绝缘膜;通过对所述第1绝缘膜实施溅射蚀刻,使所述第1绝缘膜的表面倾斜变平缓的步骤;和在所述屏蔽金属膜上形成铁电体电容器的步骤。
地址 日本神奈川县