发明名称 画素电路、发光装置及画像形成装置
摘要 本发明的课题是在于防止画素电路的误动作。其解决手段为画素电路P具备:控制电路CTL,闩锁电路70,缓冲电路80,供给电路90,及OLED元件100。节点Q的电位是以缓冲电路80的输出信号来赋予。因此,可充分驱动供给电路90的驱动电晶体93。藉此,可增大OLED元件100的发光亮度,可改善画素间的发光亮度的不均。
申请公布号 TWI287779 申请公布日期 2007.10.01
申请号 TW094133816 申请日期 2005.09.28
申请人 精工爱普生股份有限公司 发明人 神田荣二
分类号 G09G3/32(2006.01);H05B33/00(2006.01) 主分类号 G09G3/32(2006.01)
代理机构 代理人 林志刚 台北市中山区南京东路2段125号7楼
主权项 1.一种画素电路,其特征系具备: 发光元件,其系发出对应于驱动电流的大小之大小 的光; 驱动电晶体,其系对上述发光元件供给上述驱动电 流; 记忆电路,其系于写入期间写入指示上述发光元件 的发光亮度之资料信号而予以记忆;及 缓冲电路,其系将上述记忆手段的输出信号供给至 上述驱动电晶体的闸极。 2.如申请专利范围第1项之画素电路,其中构成上述 缓冲电路的电晶体之中使用于输出段的输出电晶 体的大小比上述驱动电晶体的大小更小。 3.如申请专利范围第2项之画素电路,其中上述输出 电晶体的大小系设定成上述缓冲电路的输出信号 的上升时间比从某写入期间到其次的写入期间为 止的时间更短。 4.如申请专利范围第1或2项之画素电路,其中上述 缓冲电路系以反相器构成。 5.一种发光装置,其特征为具备复数个申请专利范 围第1~4项的任一项所记载之画素电路, 且,具备: 复数条资料线,其系对上述复数个画素电路供给上 述资料信号:及 驱动电路,其系将指示上述写入期间的信号供给至 上述记忆电路。 6.如申请专利范围第5项之发光装置,其中具备主电 源线,其系于连接点分歧成第1电源配线及第2电源 配线,供给电源信号, 上述第1电源配线系连接至上述各个记忆电路, 上述第2电源配线系连接至上述各个缓冲电路。 7.如申请专利范围第6项之发光装置,其中上述第1 电源配线的宽度比上述第2电源配线的宽度更广。 8.如申请专利范围第5项之发光装置,其中上述缓冲 电路系与上述驱动电晶体所连接的电源线同样的 电源线连接。 9.一种画像形成装置,其特征系具备: 感光体,其系藉由光线的照射来形成画像;及 光学头部,其系对上述感光体照射光线来形成上述 画像, 且,将申请专利范围第5~8项的任一项所记载的发光 装置使用于上述光学头部。 图式简单说明: 图1是表示本发明的发光装置的构成方块图。 图2是表示同装置的画素电路的电路图。 图3是表示同电路的时序图。 图4是表示使用于同电路的闩锁电路70的等效电路 图。 图5是表示反相器的电路图。 图6是用以说明上升时间的节点Q的波形图。 图7是表示逻辑用电源线La1及Lb1,以及驱动用电源 线La2及Lb2的具体构成的说明图。 图8是表示变形例1的逻辑用电源线La1及Lb1,以及驱 动用电源线La2及Lb2的具体构成的说明图。 图9是表示变形例2的画素电路的电路图。 图10是表示画像形成装置的一例的纵断侧面图。 图11是表示画像形成装置的其他例的纵断侧面图 。
地址 日本