发明名称 光同步数字传输系统并行帧同步加解扰码器的实现方法
摘要 本发明涉及光同步数字传输系统中的帧同步加解扰码技术;在光同步数字传输系统STM-N帧数据处理中,在并行系统时钟下生成扰码序列并完成加解扰操作;其特点是可以降低加解扰码操作的工作频率,提供系统稳定性;并且可以根据实际需要选择适当的并行位数应用于不同线速的帧数据处理中的加解扰码操作。
申请公布号 CN1642038A 申请公布日期 2005.07.20
申请号 CN03139840.5 申请日期 2003.07.11
申请人 港湾网络有限公司 发明人 刘彷平
分类号 H04B10/00 主分类号 H04B10/00
代理机构 北京君尚知识产权代理事务所 代理人 余长江
主权项 1.一种光同步数字传输系统并行帧同步加解扰码器的实现方法,其特征在于:a、由结合协议规定的扰码序列生成多项式1+x^6+x^7和在线速速率下的串行帧同步加解扰码器的电路结构,可以推导得出表1内容;b、在表1中,线速时钟节拍n和线速时钟节拍n+8是任意选择的;比较节拍n和节拍n+8对应的各寄存器R1、R2、……、R7和异或门的输出状态,可得到表2;c、在表2中,将XOR看作一个D触发器R0,那么XORn是线速时钟节拍n时刻D触发器RO的值Q0n,XORn+8是线速时钟节拍n+8时刻D触发器R0的值Q0n+8;表2说明了任意线速时钟节拍n的扰码器状态和线速时钟节拍n+8的扰码器状态之间的关系;d、对于任意正整数K,假设线速时钟节拍n是并行时钟(线速时钟的1/8K)的p节拍,那么线速时钟节拍n+8K是并行时钟的p+1节拍;表2类推,可得到表3;表中m取值为0~(K-1);e、从表3可知,8K个D触发器在一个并行时钟节拍内的输出与线速帧同步扰码器在8K个线速时钟节拍内从R7输出的码流是一致的,该加解扰码器工作在并行速率下,速率为线路速率的1/8K;因此该加解扰码器的一个并行时钟节拍可实现线速帧同步扰码器在8K个线速时钟节拍的操作,功能上可完全取代线速帧同步扰码器。
地址 100094北京市海淀区西三环北路21号久凌大厦13层