发明名称 具有不同类型配置存储器的可编程集成电路
摘要 为了在可编程集成电路(IC)(100)上实施电路设计,生成(202)第一数据以用于实施该电路设计。确定(206)电路设计的关键和非关键部分,并且生成第二数据(210、212)以用于对可编程IC的配置存储单元进行编程,从而实施该电路设计。第二数据的第一子集被分配以对第一类型的配置存储单元(118)进行编程,从而在可编程IC的可编程逻辑资源的第一子集(102)和可编程互连资源的第一子集(106)上实施电路设计的关键部分。第二数据的第二子集被分配以对第二类型的配置存储单元(120)进行编程,从而在可编程逻辑资源的第二子集(104)和可编程互连资源的第二子集(108)上实施电路设计的非关键部分。第二数据被存储(214)在电子可读存储介质中。
申请公布号 CN106537780A 申请公布日期 2017.03.22
申请号 CN201580038277.6 申请日期 2015.07.09
申请人 赛灵思公司 发明人 J·卡普
分类号 H03K19/0175(2006.01)I;H03K19/177(2006.01)I 主分类号 H03K19/0175(2006.01)I
代理机构 北京市君合律师事务所 11517 代理人 宋海宁;毛健
主权项 一种在可编程集成电路(IC)上生成电路设计的实现的方法,其特征在于,所述方法包括:在可编程处理器上执行以下操作:输入所述电路设计;生成用于实施所述电路设计的第一数据;确定所述电路设计的关键部分和非关键部分;生成用于对所述可编程IC的配置存储单元进行编程的第二数据,从而实施所述电路设计;其中所述第二数据的第一子集被分配以对第一类型的配置存储单元进行编程,从而在所述可编程IC的可编程逻辑资源的第一子集和可编程互连资源的第一子集上实施所述电路设计的所述关键部分;其中所述第二数据的第二子集被分配以对第二类型的配置存储单元进行编程,从而在所述可编程IC的可编程逻辑资源的第二子集和可编程互连资源的第二子集上实施所述电路设计的所述非关键部分;将所述第二数据储存在电子可读存储介质中。
地址 美国加利福尼亚州