发明名称 一种小数分频器
摘要 本发明提供一种小数分频器,包括:产生控制信号的控制器、受所述控制器控制完成小数部分分频的相位内插器、对所述相位内插器输出信号整形的缓冲器以及连接于所述缓冲器实现整数部分分频的整数分频器。本发明的既可用于数字锁相环系统中,也可用于模拟锁相环系统中,避免了难于设计的基于TDC的数字锁相环系统,极大地简化了全数字锁相环系统的设计;避免了Δ‑Σ调制器所产生的量化噪声,可以极大改善系统的量化噪声,优化系统性能。同时,相位内插器在设计过程中不需要额外的电路补偿,因此设计简单;而控制器逻辑简单,可通过Verilog代码实现,可重用性非常好。
申请公布号 CN104184461B 申请公布日期 2017.03.15
申请号 CN201410410175.X 申请日期 2014.08.20
申请人 上海交通大学 发明人 严皓;周阳阳;秦鹏;周健军
分类号 H03K23/66(2006.01)I 主分类号 H03K23/66(2006.01)I
代理机构 上海光华专利事务所 31219 代理人 李仪萍
主权项 一种小数分频器,其特征在于,所述小数分频器至少包括:控制器、相位内插器、缓冲器、整数分频器;所述控制器用于产生控制所述相位内插器的控制信号,所述控制器包括累加器及连接于所述累加器的分配器,所述累加器对小数分频比控制信号进行累加,产生需要相移的相位代码并输出给所述分配器,所述相位移动代码所表示的相位移动范围在90°以内,所述分配器根据所述相位代码及所述小数分频比控制信号的最高2位信号进行相位分配,产生控制所述相位内插器移动象限的第一控制信号以及控制所述相位内插器移动相位的第二控制信号以及第三控制信号,所述第一控制信号为象限控制信号,所述第二控制信号为第一权重控制信号,所述第三控制信号为第二权重控制信号;所述相位内插器连接于所述控制器,根据所述象限控制信号确定相位移动的象限,根据所述第一权重控制信号及所述第二权重控制信号在选定的象限内进行相位的移动,采用分步相移,每次相位的移动控制在90°以内,以对输入信号插入相位,完成所述小数分频器小数部分的分频;所述缓冲器连接于所述相位内插器,用于对所述相位内插器的输出信号进行缓冲及整形;所述整数分频器连接于所述缓冲器,用于对所述缓冲器的输出信号进行整数分频,完成所述小数分频器整数部分的分频。
地址 200240 上海市闵行区东川路800号
您可能感兴趣的专利