发明名称 一种应用于视频编解码的DC预测电路及其方法
摘要 本发明一种应用于视频编解码的DC预测电路和DC预测方法;其特征是包括加法器复用模块、中间值寄存器模块、状态自适应机控制模块;加法器复用模块通过复用加法器得到资源的最大有效利用;中间值寄存器模块通过把重要的中间值存储传递给下个周期作为输入,来减少重复计算;状态自适应机控制模块控制数据的传输和计算周期的跳转;本发明在实现了DC预测算法功能的基础上,能减少电路工作面积、降低电路的运算周期、增加工作频率并且提高计算的准确率。
申请公布号 CN105898334A 申请公布日期 2016.08.24
申请号 CN201610471667.9 申请日期 2016.06.22
申请人 合肥工业大学 发明人 杜高明;郭晨阳;张阿敏;张多利;宋宇鲲;王春华
分类号 H04N19/70(2014.01)I;H04N19/593(2014.01)I;H04N19/463(2014.01)I;H04N19/103(2014.01)I 主分类号 H04N19/70(2014.01)I
代理机构 安徽省合肥新安专利代理有限责任公司 34101 代理人 陆丽莉;何梅生
主权项 一种应用于视频编解码的DC预测电路,其特征是,用于在2×N周期内预测任意一个图像中4N×4N区域内的像素值,记所述4N×4N区域为一预测块<img file="FDA0001026132390000011.GIF" wi="734" he="303" />则所述预测块PU的上方一行参考像素重建值记为A=[R<sub>0,‑1</sub>,R<sub>1,‑1</sub>,…,R<sub>4N‑1,‑1</sub>],所述预测块PU的左方一列参考像素重建值记为L=[R<sub>‑1,0</sub>,R<sub>‑1,1</sub>,…,R<sub>‑1,4N‑1</sub>];记所述周期为T,则T<sub>m</sub>表示第m个周期;初始化n=1,m=1;所述DC预测电路包括:加法器复用模块、中间值寄存器模块、状态自适应机控制模块;所述加法器复用模块在第m个周期T<sub>m</sub>内对所述上方一行参考像素重建值A和左方一列参考像素重建值L进行第n次计算,得到第n次计算的3个累加值SUM_0、SUM_4和SUM_6并传递给所述中间值寄存器进行存储,以及在第n次计算时所述预测块PU的第一子块<img file="FDA0001026132390000012.GIF" wi="687" he="303" />并直接输出;所述状态自适应机控制模块从所述中间值寄存器中读取所述第n次计算的3个累加值SUM_0、SUM_4和SUM_6并传递给所述加法器复用模块;所述加法器复用模块在第m+1个周期T<sub>m+1</sub>内对所述第n次计算的三个累加值SUM_0、SUM_4和SUM_6以及所述上方一行参考像素重建值A进行第n次计算,得到第n次计算时所述预测块PU的第二子块PU″<sub>n</sub>=[P<sub>0,0</sub>,P<sub>1,0</sub>,…,P<sub>4n‑1,0</sub>];对所述第n次计算的三个累加值SUM_0、SUM_4和SUM_6以及所述左方一列参考像素重建值L进行计算,得到在第n次计算时所述预测块PU的第三子块PU″′<sub>n</sub>=[P<sub>0,1</sub>,P<sub>0,2</sub>,…,P<sub>0,4n‑1</sub>];由所述第n次计算时的第一子块PU′<sub>n</sub>、第二子块PU″<sub>n</sub>以及第三子块PU″′<sub>n</sub>构成第n次计算时预测块PU<sub>n</sub>,将n+1赋值给n,将m+2赋值给m后,重复所述加法器复用模块的第n次计算,直到n=N且m=2×N为止,从而获得预测块PU。
地址 230009 安徽省合肥市包河区屯溪路193号