发明名称 一种阵列基板
摘要 本发明公开了一种阵列基板,包括基板、和位于基板上的像素阵列,所述像素阵列包括多条栅线、与多条栅线绝缘交叉的多条数据线,和位于栅线和数据线交叉处的像素单元,像素单元包括TFT和像素电极。像素阵列外围的P行像素单元为虚拟像素,阵列基板还包括M个第一类测试端子和N个第二类测试端子,P、M、N均为大于等于1的整数;虚拟像素中TFT的栅极与第一类测试端子电连接;虚拟像素中TFT的漏极/源极与第二类测试端子电连接。本发明实施例提供的阵列基板,使用虚拟像素代替短路棒,节省了面板空间。取消短路棒节省出的面板空间可以用于设计测试电路,从而使得在窄边框上设计测试电路易于实现。
申请公布号 CN103268879B 申请公布日期 2016.05.18
申请号 CN201210579283.0 申请日期 2012.12.26
申请人 厦门天马微电子有限公司 发明人 周莉;周秀峰
分类号 H01L27/12(2006.01)I;H01L23/544(2006.01)I 主分类号 H01L27/12(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 刘松
主权项 一种阵列基板,包括基板、和位于所述基板上的像素阵列,所述像素阵列包括多条栅线、与所述多条栅线绝缘交叉的多条数据线,和位于所述栅线和所述数据线交叉处的像素单元,所述像素单元包括薄膜晶体管TFT和像素电极,其特征在于,所述像素阵列外围的P行像素单元为虚拟像素;所述阵列基板还包括M个第一类测试端子和N个第二类测试端子,P、M、N均为大于等于1的整数;所述虚拟像素中TFT的栅极与所述第一类测试端子电连接;所述虚拟像素中TFT的漏极/源极与所述第二类测试端子电连接,具体的,所述虚拟像素中TFT的栅极与所述第一类测试端子通过第一导线连接,所述第一导线与所述栅线位于同一层;所述虚拟像素中TFT的漏极/源极与所述第二类测试端子通过第二导线连接,所述第二导线与所述栅线或数据线或像素电极位于同一层。
地址 361101 福建省厦门市火炬高新区(翔安)产业区翔安西路6999号