发明名称 并行路径分频器电路
摘要 并行路径分频器(PPFD)包括低功率分频器和高速锁存器。将所述PPFD的输入节点上呈现的振荡输入信号的第一部分传输给所述分频器,并且将第二部分传输给所述锁存器。所述分频器产生分频使能信号,将该分频使能信号传输给所述锁存器。所述锁存器基于所述振荡输入信号和所述使能信号来产生降频输出信号。只要使能信号上的相位噪声小于振荡输入信号的振荡周期的一半,输出信号就对使能信号上呈现的相位噪声不敏感。因为低功率分频器所产生的噪声没有传播给PPFD所产生的输出信号,所以PPFD以相对较低功耗产生低噪声的分频信号。
申请公布号 CN102959866B 申请公布日期 2016.04.20
申请号 CN201180032250.8 申请日期 2011.07.01
申请人 高通股份有限公司 发明人 G·L·布朗;A·奇卡利尼;D·乔
分类号 H03K21/40(2006.01)I;H03L7/00(2006.01)I 主分类号 H03K21/40(2006.01)I
代理机构 永新专利商标代理有限公司 72002 代理人 张立达;王英
主权项 一种分频器,包括:第一本地振荡输入节点;低功率分频器,其耦合到所述第一本地振荡输入节点,其中所述低功率分频器响应于所述第一本地振荡输入节点上呈现的本地振荡输入信号来产生第一使能信号;以及高速锁存器,其耦合到所述第一本地振荡输入节点和所述低功率分频器,其中所述高速锁存器响应于所述本地振荡输入信号和所述第一使能信号来产生输出信号,其中所述输出信号是自所述本地振荡输入信号分频而来的;其中,所述低功率分频器包括多个分频器晶体管,并且所述高速锁存器包括相对于所述多个分频器晶体管更大的多个锁存器晶体管;并且进一步的其中,所述第一本地振荡输入节点处的电流的大约一半被引导到所述低功率分频器,并且剩余电流被引导到所述高速锁存器。
地址 美国加利福尼亚