发明名称 带有动态分配旁路模式的时钟生成系统
摘要 在某些实施例中,提供了紧回路模式,其中,在起始频率锁定阶段,可以绕过时钟分配电路的大部分,如果不是全部的话。
申请公布号 CN105247788A 申请公布日期 2016.01.13
申请号 CN201380077018.5 申请日期 2013.06.28
申请人 英特尔公司 发明人 A·费尔德曼;N·库尔德;M·内登格尔德;V·格罗斯尼克尔;P·莫萨利坎特
分类号 H03K5/15(2006.01)I 主分类号 H03K5/15(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 姬利永
主权项 一种设备,包括:PLL(锁相回路)电路,用于在PLL时钟输出处生成PLL时钟,所述PLL具有反馈路径输入;时钟分配电路,所述时钟分配电路可切换地耦合到所述PLL时钟输出,以由所述PLL时钟生成后时钟;以及切换电路,能够在所述PLL时钟以及所述后时钟之间动态地切换,以在所述PLL正在生成时钟输出时耦合到所述反馈路径输入。
地址 美国加利福尼亚州