发明名称 基于相变存储器的分页、ECC校验及多位预取方法及其结构
摘要 本发明公开了基于相变存储器的分页、ECC校验及多位预取方法及其结构。本发明基于相变存储器设计了其专用的分页方法,使其易于管理并可应用于大容量存储设备中;设计了与分页方法相匹配的ECC校验方法,以提高相变存储器的准确性和安全性;还将多位预取技术应用于分页后的相变存储器,使其读写速率更高。具体步骤如下:1)分页步骤:确定相变存储器分页方法中每一页的面积,进而将相变存储器中的每一块划分为若干个相同大小的连续的页,并按照包含的地址顺序对其编号;在相变存储器中动态设定一区域作为页表区,顺序存储每一页的属性信息和页号;2)ECC校验步骤;3)多位预取步骤。
申请公布号 CN103164343B 申请公布日期 2015.12.09
申请号 CN201310061746.9 申请日期 2013.02.27
申请人 山东大学 发明人 贾智平;李新;刘鹏;申兆岩
分类号 G06F12/02(2006.01)I;G06F11/10(2006.01)I 主分类号 G06F12/02(2006.01)I
代理机构 济南圣达知识产权代理有限公司 37221 代理人 张勇
主权项 基于相变存储器的分页、ECC校验及多位预取方法,其特征在于,具体步骤如下:1)分页步骤,用于实现确定每一页的面积,进而将相变存储器中的每一块划分为若干个相同大小的连续的页,并按照包含的地址顺序对其编号,作为数据区;同时,在相变存储器中设定一固定区域作为页表区,顺序存储每一页的属性信息和ECC校验码,每个页表项固定的指向一个确定的页,只有某一页被更改时,该页表项才会更改,从而使得页表区的损耗均衡与数据区一致;2)ECC校验步骤,用于实现ECC校验,以页表区储存每一页的ECC校验码和使用情况的属性信息;3)多位预取步骤,用于通过并行n片m bit位宽的相变存储器,将n片相变存储器的n个m bit位宽数据总线每次传输的数据依次排列,合并为一个m bit位宽的高速串行数据流,并通过上层接口的m bit位宽数据总线依次传输。
地址 250101 山东省济南市高新区舜华路中段