发明名称 在运行中改变FPGA的信号值
摘要 本发明涉及一种用于在运行中改变FPGA(5)的信号值的方法,所述方法包括如下步骤:将具有至少一个信号值的FPGA硬件配置(24)加载到FPGA(5)上;在FPGA(5)上实施FPGA硬件配置(24);设置用于传输至FPGA(5)的信号值;由所述信号值确定回写数据;将所述回写数据作为状态数据写入所述FPGA(5)的配置存储器(8);以及将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中。此外,本发明涉及一种用于基于FPGA模型(20)以硬件描述语言执行FPGA构建的方法,所述方法包括如下步骤:创建具有多个信号值的FPGA硬件配置(24);在FPGA硬件配置(24)的相邻的区域中设置信号值;基于FPGA硬件配置(24)针对多个信号值的状态数据确定出配置存储器(8)的存储器位置(9),创建具有在运行中能访问的和/或能改变的信号值和与之相对应的存储器位置(9)的列表。
申请公布号 CN104981807A 申请公布日期 2015.10.14
申请号 CN201480008273.9 申请日期 2014.02.11
申请人 帝斯贝思数字信号处理和控制工程有限公司 发明人 H·卡尔特;L·丰克
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 刘盈
主权项 用于在运行中改变FPGA(5)的信号值的方法,包括如下步骤:将具有至少一个信号值的FPGA硬件配置(24)加载到FPGA(5)上,在FPGA(5)上实施FPGA硬件配置(24),设置用于传输至FPGA(5)的信号值,由所述信号值确定回写数据,将所述回写数据作为状态数据写入到所述FPGA(5)的配置存储器(8)中,以及将状态数据从所述配置存储器(8)传输到所述FPGA(5)的功能层(6)中。
地址 德国帕德博恩