发明名称 异构多核的SoC设计评估系统
摘要 本发明提供的异构多核的SoC设计评估系统,包括:组件抽象建模模块,用于对总线的主从组件进行抽象建模,其中,所述主从组件包括协处理器;设计空间定义模块,用于根据片上系统SoC设计需求设置各个变量和所述各个变量对应的取值范围;性能指标评估模块,用于根据所述各个变量和所述取值范围构建第一SoC结构,并对所述第一SoC结构进行仿真评估和综合评估,从而获取所述SoC的性能指标;模型训练与探索模块,用于利用所述性能指标和所述各个变量,通过机器学算法进行模型训练,获得预测模型或分类模型;体系结构寻优模块,用于利用所述预测模型或所述分类模型选取第二SoC结构。本发明可以极大程度的辅助完成异构多核SoC体系结构的设计和评估。
申请公布号 CN104899385A 申请公布日期 2015.09.09
申请号 CN201510332821.X 申请日期 2015.06.16
申请人 中国科学院自动化研究所 发明人 林忱;杜学亮
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 北京博维知识产权代理事务所(特殊普通合伙) 11486 代理人 方振昌
主权项 一种异构多核的SoC设计评估系统,其特征在于,所述系统包括:组件抽象建模模块,用于对总线的主从组件进行抽象建模,其中,所述主从组件包括协处理器;设计空间定义模块,用于根据片上系统SoC设计需求设置各个变量和所述各个变量对应的取值范围;性能指标评估模块,用于根据所述各个变量和所述取值范围构建第一SoC结构,并对所述第一SoC结构进行仿真评估和综合评估,从而获取所述SoC的性能指标;模型训练与探索模块,用于利用所述性能指标和所述各个变量,通过机器学习算法进行模型训练,获得预测模型或分类模型;体系结构寻优模块,用于利用所述预测模型或所述分类模型选取第二SOC结构。
地址 100080 北京市海淀区中关村东路95号