发明名称 | 确定性FIFO缓冲器 | ||
摘要 | 本发明的各实施例涉及确定性FIFO缓冲器。一个实施例涉及一种用于确定FIFO缓冲器的延时的方法。最高位被从FIFO写计数器和FIFO读计数器提供给输入比较逻辑,该输入比较逻辑在具有相同逻辑电平的最高写位和最高读位和具有不同逻辑电平的最高写位和最高读位之间区分。基于输入比较逻辑的输出来确定FIFO缓冲器的占用水平以及因此的延时。另一实施例涉及一种FIFO缓冲器,该FIFO缓冲器具有各自具有比对FIFO缓冲器寻址所需位长度长一位的位长度的写计数器和读计数器。另一实施例涉及一种调整FIFO缓冲器的延时的方法。其他实施例和特征也被公开。 | ||
申请公布号 | CN104793918A | 申请公布日期 | 2015.07.22 |
申请号 | CN201510024382.6 | 申请日期 | 2015.01.16 |
申请人 | 阿尔特拉公司 | 发明人 | D·W·孟德尔;D·豪 |
分类号 | G06F5/10(2006.01)I | 主分类号 | G06F5/10(2006.01)I |
代理机构 | 北京市金杜律师事务所 11256 | 代理人 | 王茂华;辛鸣 |
主权项 | 一种用于确定先入先出缓冲器的平均延时的方法,所述方法包括:向包括来自读计数器的最高读位的第一输入和包括来自写计数器的最高写位的第二输入应用输入比较逻辑,其中所述输入比较逻辑在具有相同逻辑电平的所述第一输入和所述第二输入以及具有不同逻辑电平的所述第一输入和所述第二输入之间区分;通过所述输入比较逻辑生成输出信号;以及基于来自所述输入比较逻辑的所述输出信号来确定所述先入先出缓冲器的占用水平。 | ||
地址 | 美国加利福尼亚 |